2009-07-03 07:19:19 +08:00
|
|
|
.equ B0_Tacs, 0x0 /* 0clk */
|
|
|
|
.equ B0_Tcos, 0x0 /* 0clk */
|
|
|
|
.equ B0_Tacc, 0x4 /* 6clk */
|
|
|
|
.equ B0_Tcoh, 0x0 /* 0clk */
|
|
|
|
.equ B0_Tah, 0x0 /* 0clk */
|
|
|
|
.equ B0_Tacp, 0x0 /* 0clk */
|
|
|
|
.equ B0_PMC, 0x0 /* normal(1data) */
|
|
|
|
|
|
|
|
/* Bank 1 parameter */
|
|
|
|
.equ B1_Tacs, 0x3 /* 4clk */
|
|
|
|
.equ B1_Tcos, 0x3 /* 4clk */
|
|
|
|
.equ B1_Tacc, 0x7 /* 14clkv */
|
|
|
|
.equ B1_Tcoh, 0x3 /* 4clk */
|
|
|
|
.equ B1_Tah, 0x3 /* 4clk */
|
|
|
|
.equ B1_Tacp, 0x3 /* 6clk */
|
|
|
|
.equ B1_PMC, 0x0 /* normal(1data) */
|
|
|
|
|
|
|
|
/* Bank 2 parameter - LAN91C96 */
|
|
|
|
.equ B2_Tacs, 0x3 /* 4clk */
|
|
|
|
.equ B2_Tcos, 0x3 /* 4clk */
|
|
|
|
.equ B2_Tacc, 0x7 /* 14clk */
|
|
|
|
.equ B2_Tcoh, 0x3 /* 4clk */
|
|
|
|
.equ B2_Tah, 0x3 /* 4clk */
|
|
|
|
.equ B2_Tacp, 0x3 /* 6clk */
|
|
|
|
.equ B2_PMC, 0x0 /* normal(1data) */
|
|
|
|
|
|
|
|
/* Bank 3 parameter */
|
|
|
|
.equ B3_Tacs, 0x3 /* 4clk */
|
|
|
|
.equ B3_Tcos, 0x3 /* 4clk */
|
|
|
|
.equ B3_Tacc, 0x7 /* 14clk */
|
|
|
|
.equ B3_Tcoh, 0x3 /* 4clk */
|
|
|
|
.equ B3_Tah, 0x3 /* 4clk */
|
|
|
|
.equ B3_Tacp, 0x3 /* 6clk */
|
|
|
|
.equ B3_PMC, 0x0 /* normal(1data) */
|
|
|
|
|
|
|
|
/* Bank 4 parameter */
|
|
|
|
.equ B4_Tacs, 0x3 /* 4clk */
|
|
|
|
.equ B4_Tcos, 0x3 /* 4clk */
|
|
|
|
.equ B4_Tacc, 0x7 /* 14clk */
|
|
|
|
.equ B4_Tcoh, 0x3 /* 4clk */
|
|
|
|
.equ B4_Tah, 0x3 /* 4clk */
|
|
|
|
.equ B4_Tacp, 0x3 /* 6clk */
|
|
|
|
.equ B4_PMC, 0x0 /* normal(1data) */
|
|
|
|
|
|
|
|
/* Bank 5 parameter */
|
|
|
|
.equ B5_Tacs, 0x3 /* 4clk */
|
|
|
|
.equ B5_Tcos, 0x3 /* 4clk */
|
|
|
|
.equ B5_Tacc, 0x7 /* 14clk */
|
|
|
|
.equ B5_Tcoh, 0x3 /* 4clk */
|
|
|
|
.equ B5_Tah, 0x3 /* 4clk */
|
|
|
|
.equ B5_Tacp, 0x3 /* 6clk */
|
|
|
|
.equ B5_PMC, 0x0 /* normal(1data) */
|
|
|
|
|
|
|
|
/* Bank 6(if SROM) parameter */
|
|
|
|
.equ B6_Tacs, 0x3 /* 4clk */
|
|
|
|
.equ B6_Tcos, 0x3 /* 4clk */
|
|
|
|
.equ B6_Tacc, 0x7 /* 14clk */
|
|
|
|
.equ B6_Tcoh, 0x3 /* 4clk */
|
|
|
|
.equ B6_Tah, 0x3 /* 4clk */
|
|
|
|
.equ B6_Tacp, 0x3 /* 6clk */
|
|
|
|
.equ B6_PMC, 0x0 /* normal(1data) */
|
|
|
|
|
|
|
|
/* Bank 7(if SROM) parameter */
|
|
|
|
.equ B7_Tacs, 0x3 /* 4clk */
|
|
|
|
.equ B7_Tcos, 0x3 /* 4clk */
|
|
|
|
.equ B7_Tacc, 0x7 /* 14clk */
|
|
|
|
.equ B7_Tcoh, 0x3 /* 4clk */
|
|
|
|
.equ B7_Tah, 0x3 /* 4clk */
|
|
|
|
.equ B7_Tacp, 0x3 /* 6clk */
|
|
|
|
.equ B7_PMC, 0x0 /* normal(1data) */
|
|
|
|
|
|
|
|
/* Bank 6 parameter */
|
|
|
|
.equ B6_MT, 0x3 /* SDRAM */
|
|
|
|
.equ B6_Trcd, 0x0 /* 2clk */
|
|
|
|
.equ B6_SCAN, 0x0 /* 8bit */
|
|
|
|
|
|
|
|
.equ B7_MT, 0x3 /* SDRAM */
|
|
|
|
.equ B7_Trcd, 0x0 /* 2clk */
|
|
|
|
.equ B7_SCAN, 0x0 /* 8bit */
|
|
|
|
|
|
|
|
/* REFRESH parameter */
|
|
|
|
.equ REFEN, 0x1 /* Refresh enable */
|
|
|
|
.equ TREFMD, 0x0 /* CBR(CAS before RAS)/Auto refresh */
|
|
|
|
.equ Trp, 0x0 /* 2clk */
|
|
|
|
.equ Trc, 0x3 /* 0x1=5clk 0x3=11clk*/
|
|
|
|
.equ Tchr, 0x0 /* 0x2=3clk 0x0=0clks */
|
|
|
|
.equ REFCNT, 879
|
|
|
|
|
|
|
|
MEMORY_CONFIG:
|
|
|
|
.long 0x11111900 /* Bank0 = OM[1:0] , Bank1-7 16bit, Bank2=Nowait,UB/LB*/
|
|
|
|
.word ((B0_Tacs<<13)+(B0_Tcos<<11)+(B0_Tacc<<8)+(B0_Tcoh<<6)+(B0_Tah<<4)+(B0_Tacp<<2)+(B0_PMC)) /*GCS0*/
|
|
|
|
.word ((B1_Tacs<<13)+(B1_Tcos<<11)+(B1_Tacc<<8)+(B1_Tcoh<<6)+(B1_Tah<<4)+(B1_Tacp<<2)+(B1_PMC)) /*GCS1*/
|
|
|
|
.word ((B2_Tacs<<13)+(B2_Tcos<<11)+(B2_Tacc<<8)+(B2_Tcoh<<6)+(B2_Tah<<4)+(B2_Tacp<<2)+(B2_PMC)) /*GCS2*/
|
|
|
|
.word ((B3_Tacs<<13)+(B3_Tcos<<11)+(B3_Tacc<<8)+(B3_Tcoh<<6)+(B3_Tah<<4)+(B3_Tacp<<2)+(B3_PMC)) /*GCS3*/
|
|
|
|
.word ((B4_Tacs<<13)+(B4_Tcos<<11)+(B4_Tacc<<8)+(B4_Tcoh<<6)+(B4_Tah<<4)+(B4_Tacp<<2)+(B4_PMC)) /*GCS4*/
|
|
|
|
.word ((B5_Tacs<<13)+(B5_Tcos<<11)+(B5_Tacc<<8)+(B5_Tcoh<<6)+(B5_Tah<<4)+(B5_Tacp<<2)+(B5_PMC)) /*GCS5*/
|
|
|
|
.word ((B6_MT<<15)+(B6_Trcd<<2)+(B6_SCAN)) /*GCS6*/
|
|
|
|
.word ((B7_MT<<15)+(B7_Trcd<<2)+(B7_SCAN)) /*GCS7*/
|
|
|
|
.word ((REFEN<<23)+(TREFMD<<22)+(Trp<<20)+(Trc<<18)+(Tchr<<16)+REFCNT) /*REFRESH RFEN=1, TREFMD=0, trp=3clk, trc=5clk, tchr=3clk,count=1019*/
|
|
|
|
.word 0x16 /*SCLK power down mode, BANKSIZE 8M/8M*/
|
|
|
|
.word 0x20 /*MRSR6 CL=2clk*/
|
|
|
|
.word 0x20 /*MRSR7*/
|
|
|
|
|
|
|
|
.equ PLLCON, 0x01d80000
|
|
|
|
.equ CLKCON, 0x01d80004
|
|
|
|
.equ LOCKTIME, 0x01d8000c
|
|
|
|
|
|
|
|
.globl lowlevel_init
|
|
|
|
lowlevel_init:
|
2013-01-08 22:40:58 +08:00
|
|
|
/* set clock control register */
|
|
|
|
ldr r1, =LOCKTIME
|
|
|
|
ldrb r0, =0x7d0
|
|
|
|
strb r0, [r1]
|
|
|
|
|
|
|
|
ldr r1, =PLLCON
|
|
|
|
ldr r0, =0x58061
|
|
|
|
str r0, [r1]
|
|
|
|
|
|
|
|
ldr r1, =CLKCON
|
|
|
|
ldr r0, =0x7ff8
|
|
|
|
str r0, [r1]
|
2009-07-03 07:19:19 +08:00
|
|
|
|
|
|
|
/*
|
|
|
|
* memory configuration
|
|
|
|
*/
|
|
|
|
adr r0, MEMORY_CONFIG
|
|
|
|
|
|
|
|
ldmia r0, {r1-r13}
|
|
|
|
ldr r0, =0x01c80000
|
|
|
|
stmia r0, {r1-r13}
|
|
|
|
mov pc, lr
|